課程背景 xilinx(賽靈思) Spartan-6 FPGA 視頻處理培訓(xùn)班 |
xilinx(賽靈思) Spartan-6 FPGA對性能和靈活性進(jìn)行了理想的結(jié)合,可滿足標(biāo)準(zhǔn)和高分辨率圖像處理、視頻分析、多通道視頻編碼等方面的要求,實(shí)現(xiàn)更快速更高效的視頻傳輸。
利用基于嵌入式DSP邏輯片實(shí)現(xiàn)的高度并行架構(gòu),基于xilinx(賽靈思) Spartan-6 FPGA開發(fā)的系統(tǒng)能夠以全幀速率處理原始分辨率的圖像數(shù)據(jù)。
同時(shí)還可利用經(jīng)濟(jì)的可定制MicroBlaze 軟處理器實(shí)現(xiàn)領(lǐng)先的視頻分析功能。 Spartan-6 FPGA不僅支持這些先進(jìn)功能,同時(shí)還比前一代解決方案成本可降低多達(dá)33%,采用先進(jìn)的功率管理和以太網(wǎng)供電技術(shù),功耗也可降低多達(dá)50%。 |
課程目標(biāo) |
培養(yǎng)學(xué)員迅速掌握和使用xilinx(賽靈思) Spartan-6進(jìn)行工業(yè)級和消費(fèi)方面的視頻開發(fā),能進(jìn)行視頻處理方案的硬件設(shè)計(jì),并且解決FPGA產(chǎn)品開發(fā)過程中的常見問題,掌握基于Spartan-6的視頻處理系統(tǒng)的設(shè)計(jì)和調(diào)試方法。 |
培養(yǎng)對象 |
FPGA系統(tǒng)的軟件和硬件開發(fā)工程師;電子類專業(yè)的大學(xué)生和研究生;電子產(chǎn)品設(shè)計(jì)愛好者。 |
入學(xué)要求 |
學(xué)員學(xué)習(xí)本課程應(yīng)具備下列基礎(chǔ)知識:
◆電路系統(tǒng)的基本概念。 |
班級規(guī)模及環(huán)境 |
為了保證培訓(xùn)效果,增加互動(dòng)環(huán)節(jié),我們堅(jiān)持小班授課,每期報(bào)名人數(shù)限5人,多余人員安排到下一期進(jìn)行。 |
上課時(shí)間和地點(diǎn) |
上課地點(diǎn):【【上?偛俊浚和瑵(jì)大學(xué)(滬西)/星河世紀(jì)廣場(11號線上海西站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學(xué)成教院 【北京分部】:北京中山/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:凱盟大廈(新華路) 【成都分部】:四威大廈(泰安里營門口路)
近開課時(shí)間(周末班/連續(xù)班/晚班):Spartan-6開課時(shí)間:2025年8月18日..實(shí)戰(zhàn)培訓(xùn)....用心服務(wù)..........--即將開課--............ |
學(xué)時(shí) |
◆課時(shí): 共8天,64學(xué)時(shí)
◆外地學(xué)員:代理安排食宿(需提前預(yù)定)
☆合格學(xué)員免費(fèi)頒發(fā)相關(guān)資格證書,提升您的職業(yè)資質(zhì)
作為早專注于嵌入式培訓(xùn)的專業(yè)機(jī)構(gòu),曙海嵌入式提供的證書得到本行業(yè)的廣泛認(rèn)
可,學(xué)員的能力得到大家的認(rèn)同。
☆合格學(xué)員免費(fèi)推薦工作
★實(shí)驗(yàn)設(shè)備請點(diǎn)擊這兒查看★ |
新優(yōu)惠 |
◆團(tuán)體報(bào)名優(yōu)惠措施:兩人95折優(yōu)惠,三人或三人以上9折優(yōu)惠 。注意:在讀學(xué)生憑學(xué)生證,即使一個(gè)人也優(yōu)惠500元。
同時(shí)報(bào)選《FPGA應(yīng)用設(shè)計(jì)高級班》,即享受優(yōu)惠! |
質(zhì)量保障 |
1、培訓(xùn)過程中,如有部分內(nèi)容理解不透或消化不好,可免費(fèi)在以后培訓(xùn)班中重聽;
2、培訓(xùn)結(jié)束后免費(fèi)提供一個(gè)月的技術(shù)支持,充分保證培訓(xùn)后出效果;
3、培訓(xùn)合格學(xué)員可享受免費(fèi)推薦就業(yè)機(jī)會。 |
課程進(jìn)度安排 |
課程大綱 |
第一階段 |
Unit 1:Spartan-6
FPGA Overview
Unit 2: CLB Architecture
Unit 3: CLB Resources
Unit 4: Memory Resources
Unit 5: DSP Resources
Unit 6: Lab 2: DSP Resources
Unit 7: Basic I/O Resources
Unit 8: Spartan-6 FPGA I/O Resources
Unit 9: Lab 3: I/O Resources
|
第二階段 |
Unit 10: Basic Clocking
Resources
Unit 11: Spartan-6 FPGA Clocking Resources
Unit 12: Lab 4: Clocking Resources
Unit 13: Memory Controllers
Unit 14: HDL Coding Techniques
Unit 15: Lab 5: HDL Coding Techniques
Unit 16: Dedicated Hardware
|